

### C1 - Introduction

Yann DOUZE VHDL

1

# VHDL = LOGIC DESIGN

- Just Like Building a Circuit on Your Breadboard!!
- Also known as a "Hardware Description Language"



## Qu'est ce que le VHDL?

- VHDL: VHSIC Hardware Description Language
- VHSIC : Very High Speed Integrated Circuit
- VHDL : langage de description matérielle, décrit la structure et le comportement d'un circuit numérique.
- Langage standard de description de circuits ou de systèmes numériques en vue de:
  - Modélisation (simulation) des circuits ou systèmes
  - Synthèse (génération automatique) de circuit numérique.
  - Descriptions de programmes de test (banc de test)
  - Description de type hiérarchique (netlist)

3



## Historique

- 1981 Lancé par le USA DoD (Department of Defense) pour résoudre la crise du cycle de vie du matériel.
- 1983-85 Développement de la base du langage par Intermetrics, IBM et TI.
- 1986 Toutes les droits transférées à l'IEEE (Institute of Electrical and Electronics Engineers)
- 1987 Publication des normes IEEE Standard 1076-1987
- 1994 Norme révisée VHDL-1076-1993 (Tout le nécessaire, utilisé par 90% des designer)
- 2002 VHDL Norme IEEE 1076-2002
- 2009 VHDL 2008 Norme IEEE 1076-2008



https://www.doulos.com/knowhow/vhdl designers guide/a brief history of vhdl



## Autres langages proches

- Verilog est plus ancien. La syntaxe est proche de celle du langage C. Très utilisé aux USA et en Asie
- VHDL-AMS Langage de modélisation mixte numériqueanalogique IEEE.1076.1-1999. Il est entièrement compatible avec le VHDL. Utilisé uniquement pour la modélisation.
- System C
- System Verilog

5



# Modélisation ou synthèse?

- Modélisation
  - Tout le langage. Logique + Temporel
  - Un modèle peut être comportemental, structurel ou de type data-flow.
- Synthèse
  - Le VHDL de synthèse est un sous-ensemble du VHDL généraliste
  - La synthèse demande une bonne connaissance du circuit et de la technologie.







## Avertissement pour la synthèse

- La synthèse est très sensible à la manière dont est écrit le VHDL.
- Pour la synthèse, il faut respecter certaines règles de codage.
- Un bon design ne peut venir que d'un bon code VHDL (l'outil ne synthèse ne fait pas des miracles)
- La synthèse ne peut pas remplacer l'expertise humaine.
- " Le VHDL de synthèse est un sous-ensemble du VHDL généraliste "



9

## Les cibles matérielles spécialisés







- ASIC : Application Specific Integrated Circuit
  - Numérique, analogique ou mixte (télécommunication)
  - Spécialisé pour une application
  - Réalisation complexe (de la spécification haut niveau à la synthèse physique)
  - Extrêmement performant : dédié+ réalisation parallèle + technologie de pointe
  - Circuit = cahier des charges































## **FPGA Architecture**

- Logic Fabric
  - Gates and flip-flops
- Embedded Blocks
  - Memory
  - DSP/Multipliers
  - Clock management (PLL)
  - High speed serial I/O
  - Soft/hard processors
- Programmable I/Os
- In-system programmable











**Blocs Memory** DIA DOA DIPA DOPA ADDRA Block RAM CLKA RAM or ROM True dual port DIB DOB DIPB DOPB Separate read and write ports ADDRB Independent port size CLKB Data width translation Excellent for FIFOs



Gestion des horloges

Synthétiseur de fréquence:
Digital Clock Managers (DCM) or
Phase Locked Loop (PLL)

• Clock de-skew

• Phase shifting

• Clock multiplication

• Clock division

• Frequency synthesis





### Les ASIC



#### AVANTAGES

- hautes intégrations
- hautes performances (vitesse, low-power)
- coûts faibles pour de gros volumes de prod
- personnalisation
- Sécurité industrielle

#### INCONVENIENTS

- prix du 1er exemplaire
- pas d'erreur possible
- non-flexible
- time-to-market élevé
- fabrication réservée aux spécialistes (fondeur)



33

### Les FPGA



### AVANTAGES

- Possibilité de prototypage
- time-to-market faible
- adaptabilité aux futurs évolutions grâce à la reconfiguration
- flexibilité

#### INCONVENIENTS

- intégration limité par les ressources de routage
- performances
- prix à l'unité élevé pour de grosses productions

# Evolution des méthodes de conception



- Toujours plus d'intégration (SoC)
- Les FPGA sont de plus en plus performant et de moins en moins cher donc de plus en plus utilisé.
- Les FPGA viennent lentement remplacer les circuits ASIC.
- Illustration ...









### Conclusion sur les cibles matérielles

- Avantages
  - Grandes performances : consommation de puissance et fréquence de fonctionnement
  - Parallélisme, pipeline ...
  - Possibilité de traitement temps réel
  - Spécialisation du circuits à l'application
  - Possibilité d'avoir des composants flexibles : FPGA
  - Choix large de techno, boitier, gamme ...
- Inconvénients
  - Conception plus ou moins complexe et longue
  - Les coûts de conception peuvent être élevés (ASIC et FPGA de taille importante)
  - Nécessite des méthodes de conception rigoureuse.
  - Demande une plus grande expertise

39



### Différence entre un µC et un FPGA

- Un μC:
  - Exécute les instructions d'un programme de manière séquentielle.
- Un FPGA:
  - Description matérielle d'un système.
  - Un FPGA peut comporter un ou plusieurs μC ou μP, on parle alors de SoC ou SoPC.



# Qu'est ce qu'une IP?

- IP (Intellectual Propriety)
  - composant virtuel
  - Fonction décrit par un langage HDL
- Vendeur d'IPs :
  - ARM
  - www.design-reuse.com
- IPs open source:
  - www.opencores.org

41



### **VHDL WWW**

- VHDL sur Internet
  - http://vhdl33.free.fr/
  - https://www.doulos.com/knowhow/vhdl\_d esigners\_guide/
  - http://www.opencores.org/
    - Composants RTL open source (IPs)
  - http://www.freemodelfoundry.com/
    - Composants behaviour (modélisation) pour la simulation.